网上购物 货比三家
您现在的位置:快乐比价网 > 图书 > 教育/科技 > 工业技术 > 商品详情

专用集成电路

分享到:
专用集成电路

最 低 价:¥46.20

定 价:¥66.00

作 者:(美)史密斯 著,虞惠华等 译

出 版 社:电子工业出版社

出版时间:2004-1-1

I S B N:9787505395749

  • 专用集成电路
  • 送货上门
  • 价格
    46.20元
  • 专用集成电路
  • 送货上门
  • 价格
    52.10元
  • 专用集成电路
  • 送货上门
  • 价格
    52.80元

    商品详情

    编辑推荐

    本书面对的读者范围广泛,既可作为本科生或研究生教材,也可提供给工业界从事ASIC的人员作为参考读物。本书另一个作用是成为ASIC的“百科全书”,因此尽量减少所需的背景材料,而广泛使用工业界的工具及实例。第2章和第3章中的实例所采用的工具和库均来自MicroSim(PSpice)、Meta Software(HSPICE)、Compass Design Automation(标准单元和门阵列库)以及Tanner Research(L-Edit)。第4~8章中可编程ASIC设计实例所使用的工具来自Compass、Synopsys、Actel、Altera及Xilinx。第9章中的实例 (涉及低端的设计输入) 所使用的工具来自Exemplar、MINC、AMD、UC Berkeley、Compass、Capilano、Mentor Graphics、Corporation及Cadence Design Systems。第10章中的VHDL实例已用Mentor的QuickVHDL、Model Technology 的V-System Plus及Compass的Scout进行了检验。第11章中Verilog实例已用Cadence的Verilog-XL、Wellspring Solutions的V-System Plus 及VeriWell进行了检验。第12章中逻辑综合的实例用Compass的ASIC综合器产品系列及Mentor、Synopsys和UC Berkeley的工具进行了检验。第13章中仿真的实例用Capilano Computing的QuickVHDL、V-System/Plus、PSpice 、Verilog-XL、 DesignWorks ,CompassSim、QSim、MixSim及HSPICE进行检验。第14章中的测试实例已用Compass、Cadence、Mentor、Synopsys及Capilano’s DesignWorks的测试软件进行检验。第15~17章中的物理设计实例用了Preview、Gate Ensemble、Cell Ensemble (Cadence) 以及ChipPlanner、ChipCompiler和PathFinder(Compass)来产生并测试。所有这些工具都安装在Hawaii大学。

    内容简介

    本书是一本有关专用集成电路(ASIC)的综合性和权威性书籍。书中叙述了VLSI系统设计的最新方法。利用商业化工具以及预先设计好的单元库已使得ASIC设计成为速度最快、成本最低而且错误最少的一种IC设计方法,因而ASIC设计方法已迅速在工业界的各个应用领域得到推广。
    本书介绍了半定制和可编程的ASIC。在对每种ASIC类型的数字逻辑设计与物理特性的基本原理进行描述后,讨论了ASIC逻辑设计设计输入、逻辑综合、仿真以及测试,并进一步讲述了相应的物理设计——划分、布图规划、布局以及布线。此外,本书对在ASIC设计中需要了解的各方面知识以及必需的工作都有详尽叙述。
    本书可作为大学高年级和研究生教材,也是ASIC领域工程技术人员的理想参考书。

    作者简介


    目录

    第1章 ASIC介绍
    1.1 ASIC类型
    1.2 设计流程
    1.3 举例分析
    1.4 ASIC经济学
    1.5 ASIC单元库
    1.6 小结
    1.7 习题
    1.8 参考书目提要
    1.9 参考资料
    第2章 CMOS逻辑
    2.1 CMOS晶体管
    2.2 CMOS工艺
    2.3 CMOS设计规则
    2.4 组合逻辑单元
    2.5 时序逻辑单元
    2.6 数据通路逻辑单元
    2.7 I/O单元
    2.8 单元编译器
    2.9 小结
    2.10 习题
    2.11 参考书目提要
    2.12 参考资料
    第3章 ASIC库设计
    3.1 晶体管电阻
    3.2 晶体管寄生电容
    3.3 逻辑作用力
    3.4 库单元设计
    3.5 库结构
    3.6 门阵列设计
    3.7 标准单元设计
    3.8 数据通路单元设计
    3.9 小结
    3.10 习题
    3.11 参考书目提要
    3.12 参考资料
    第4章 可编程ASIC
    4.1 反熔丝
    4.2 静态RAM
    4.3 EPROM和EEPROM工艺
    4.4 实际问题
    4.5 规范说明
    4.6 PREP基准程序
    4.7 FPGA经济学
    4.8 小结
    4.9 习题
    4.10 参考书目提要
    4.11 参考资料
    第5章 可编程ASIC逻辑单元
    5.1 Actel ACT
    5.2 Xilinx LCA
    5.3 Altera FLEX
    5.4 Altera MAX
    5.5 小结
    5.6 习题
    5.7 参考书目提要
    5.8 参考资料
    第6章 可编程ASIC I/O单元
    6.1 DC输出
    6.2 AC输出
    6.3 DC输入
    6.4 AC输入
    6.5 时钟输入
    6.6 电源输入
    6.7 Xilinx I/O功能块
    6.8 其他I/O单元
    6.9 小结
    6.10 习题
    6.11 参考书目提要
    6.12 参考资料
    第7章 可编程ASIC的互连
    第8章 可编程ASIC设计软件
    第9章 低层次设计输入
    第10章 VHDL
    第11章 Verilog HDL
    第12章 逻辑综合
    第13章 仿真
    第14章 测试
    第15章 ASIC结构
    第16章 布图规划和布局
    第17章 布线
    附录A VHDL资源
    附录B Verilog HDL资源
    译后记

    商品评论(0条)

    暂无评论!

    您的浏览历史

    loading 内容加载中,请稍后...