本书按照从器件、逻辑、电路到系统的顺序展开论述,提供了设计数字大规模集成电路的一般流程,以帮助设计人员利用各种成熟的电子自动设计软件系统,在很短的时间里准确地构建功能复杂的逻辑模块或规模较大的数字芯片。全书分三部分内容:第一部分主要叙述芯片设计所必需的基础知识、电路与布图的预备知识、几何规则、电气规则与布图风格;第二部分主要讨论逻辑与系统级的逻辑风格,同步系统与自定时系统;第三部分把VHDL描述与逻辑、电路和物理实现联系在一起,分析一些实例,并加入EDA工具设计范例,将整个设计过程连贯地串接起来。本书内容丰富,讲解通俗易懂,具有很强的可读性。 全书主要介绍了三部分内容。第一部分主要叙述芯片设计所必需的基础知识、电路与布图的预备知识、几何规则、电气规则与布图风格。第二部分主要讨论逻辑与系统级的逻辑风格,同步系统与自定时系统。第三部分把VHDL描述与逻辑、电路和物理实现联系在一起,分析一些实例,并加入EDA工具设计范例,将整个设计过程连贯地串接起来。 本书适合于半导体器件专业人员和电路系统设计人员阅读,也可供微电子学、计算机科学、电气工程等专业的技术人员参考。 |
第1章集成电路设计概述1 第2章VLSI系统设计策略5 2.1设计策略6 2.1.1层次设计7 2.1.2自动设计8 2.2设计表示10 2.2.1功能表示10 2.2.2结构表示11 2.2.3几何表示14 第3章器件设计技术17 3.1p-n结与半导体器件17 3.2MOS晶体管及其特性19 3.2.1MOS器件的设计方程23 3.2.2MOS管的UI特性25 3.3双极晶体管及其特性26 3.3.1工作特性27 3.3.2双极晶体管特性28 3.4CMOS晶体管31 第4章一般逻辑电路设计38 4.1伪nMOS逻辑38 4.2传输管逻辑40 4.3CMOS逻辑门42 第5章动态逻辑电路设计50 5.1基本动态CMOS逻辑50 5.2CMOS多米诺逻辑53 第6章时钟策略和I/O电路55 6.1单相时钟55 6.1.1外部时钟55 6.1.2内部时钟55 6.2双相时钟57 6.2.1产生方法58 6.2.2设计方法59 6.3四相时钟62 6.4自定时系统63 6.4.1电路的延迟63 6.4.2自定时时钟65 6.5I/O电路72 第7章子系统设计76 7.1加法器76 7.2比较器86 7.3二进制计数器86 7.3.1异步计数器87 7.3.2同步计数器87 7.4乘法器89 7.5随机存储器94 7.6译码器100 7.7读/写电路104 7.8数据通道107 7.9可编程逻辑阵列108 第8章系统结构化设计与实现方法115 8.1结构化设计方法116 8.2门阵列设计118 8.3标准单元设计121 8.4自动综合122 8.5设计工具125 8.6集成电路测试127 第9章数字系统设计自动化134 9.1VHDL语言程序的基本结构134 9.2VHDL构造体的描述方式136 9.3VHDL中的对象和数据类型139 9.4VHDL语言的主要描述语句142 9.4.1描述信号变化的语句142 9.4.2描述结构的语句151 9.4.3描述行为和描述结构语句的混合描述154 9.5VHDL的设计共享155 9.6基本逻辑电路设计160 9.6.1组合逻辑电路设计160 9.6.2时序电路设计167 9.7VHDL仿真174 9.8VHDL语言的综合176 参考文献178 |
商品评论(0条)